基于P89C52RD2和FPGA的可调延时模块设计  

Design of Adjustable Delay Module Based on P89C52RD2 and FPGA

在线阅读下载全文

作  者:聂杨[1] 陶庆肖[1] 

机构地区:[1]中国电子科技集团第三十四研究所

出  处:《世界电子元器件》2008年第7期98-100,共3页Global Electronics China

摘  要:引言基于P89C51RD2和FPGA的信号延时模块主要用在传输时钟信号、数字同步信号等对信号延迟有高要求的点对点传输系统中,它可对多路信号进行单独的适当延时调整。造成信号的延迟原因有:不同的传输线路、信号处理时间不同以及器件速度存在差异等。无论何种原因,延时模块可以对输入的已存在有延时积累的信号进行不同精度、不同范围的延时量调节,使信号到达终端后相对延迟时间符合要求。

关 键 词:信号延时 模块设计 FPGA P89C51RD2 时钟信号 可调 传输系统 信号延迟 

分 类 号:TN791[电子电信—电路与系统] V351.36[航空宇航科学与技术—人机与环境工程]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象