一种应用于SoC的高速数模转换器的设计  被引量:1

Design of a High-speed Digital-to-analog Converter for SoC Applications

在线阅读下载全文

作  者:王桥[1] 罗嵘[1] 杨华中[1] 

机构地区:[1]清华大学电子工程系,北京100084

出  处:《微计算机信息》2008年第20期165-166,94,共3页Control & Automation

基  金:国家自然科学基金(编号90307016)

摘  要:数模转换器(DAC)是片上集成系统(SoC)中的重要模块。本文提出了一种应用于SoC的高速高精度DAC设计。该设计使用电流驱动型结构,在SMIC 0.18μm CMOS工艺下实现,其分辨率为10位,最高采样率可达到300MS/s。在采样率为200MS/s,输入信号为20.8MHz时,DAC的无杂散动态范围(SFDR)可达到66.27dB,此时DAC总功耗仅为22.7mW。The digital-to-analog converter (DAC) is an important module in the System-on-Chip (SoC) designs. A high-speed high-resolution DAC design is presented in this paper. The design adopts current-steering architecture, and is implemented in a SMIC 0.18μm CMOS process. Its resolution is 10-bit and the maximum sample rate is 300MS/s. With 200MS/s sample rate and 20.SMHz input signal frequency, the spurious-free dynamic range (SFDR) achieved 66.27dB, while the total power dissipation was only 22.7mW.

关 键 词:数模转换器 片上集成系统 无杂散动态范围 高速 

分 类 号:TN792[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象