一种16.9mW 10 bit 50 Msample/s流水线ADC IP核设计  被引量:1

A 16.9 mW 10 bit 50 Msample/s Pipelined ADC IP Core

在线阅读下载全文

作  者:陈珍海[1] 袁俊[2] 郭良权[1] 于宗光[1] 

机构地区:[1]江南大学信息工程学院,江苏无锡214122 [2]中国电子科技集团公司58所

出  处:《电子器件》2008年第4期1205-1209,共5页Chinese Journal of Electron Devices

基  金:江苏省自然科学基金资助“系统集成芯片(SOC)中IP模块的设计与验证方法研究”(BK2007026)

摘  要:设计了一个10位50Msample/s流水线ADCIP核。采用SMIC0.25μm1P5M数字CMOS工艺,通过使用运算放大器共享技术、电容逐级缩减技术和对单元电路的优化,使得整个IP核面积仅为0.24mm2。仿真结果表明,在50MHz采样率、输入信号为2.04MHz正弦信号情况下,该ADC模块具有8.9bit的有效分辨率,最大微分非线性为0.65LSB,最大积分非线性为1.25LSB,而整个模块的功耗仅为16.9mW。A 10 bit 50 Msample/s pipelined analog-to-digital converter(ADC) IP core is presented. The ADC core is designed in SMIC 0. 25 μm 1P5M CMOS process. The layout size of 0. 24 mm^2 is achieved by using OPAMP sharing technique and capacitors scaling technique. Simulation results show that it achieves an ENOB of 8. 9 bit, a maximum DNL of 0. 65 LSB, a maximum INL of 1.25 LSB for a 2. 04 MHz input at full sampling rate. The total power consumption of the ADC core is only 16.9 mW.

关 键 词:流水线ADC 低功耗 模拟IP核 运算放大器共享技术 

分 类 号:TN432[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象