无线传感网低功耗Rake接收机VLSI设计与实现  被引量:3

VLSI Design of the Low-Power Rake Receiver for Wireless Sensor Networks

在线阅读下载全文

作  者:全源源[1] 王沛[2] 何洪路[1] 袁晓兵[1] 朱明华[1] 

机构地区:[1]中国科学院上海微系统与信息技术研究所,上海200050 [2]上海师范大学数理信息学院,上海200234

出  处:《电子与信息学报》2008年第8期2017-2020,共4页Journal of Electronics & Information Technology

基  金:上海市科委集成电路设计重大专项(047062018)资助课题

摘  要:针对近地无线信道变化多端的多径现象,该文提出了一种用于复杂信道环境下的低功耗无线传感网Rake接收机VLSI方案并在FPGA上实现。仿真和应用表明,该Rake接收机不仅具有良好的抗多径衰落性能,而且与常规Rake接收机相比,显著节省了VLSI资源并降低了功耗。A low-power VLSI Rake receiver is proposed and realized on FPGA for wireless sensor networks used in complicated wireless environments. Low-power design strategies including reducing clock frequency, sharing of models and dynamic sleeping control are used to reduce the power consumption in order to fit the energy limitations in wireless sensor networks. Simulations and applications show that the receiver can specially reduce VLSI resource and power consumption compared to ordinary Rake receiver.

关 键 词:无线传感网 RAKE接收机 手指阵列 

分 类 号:TN47[电子电信—微电子学与固体电子学] TN92

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象