一种快速高效的二维一级小波变换的硬件实现  被引量:2

An Efficient High Speed VLSI Architecture for 1-level 2-D Discrete Wavelet Transform

在线阅读下载全文

作  者:侯慧[1] 曹伟[1] 张钒炯[1] 来金梅[1] 童家榕[1] 

机构地区:[1]复旦大学专用集成电路与系统国家重点实验室,上海201203

出  处:《信息与电子工程》2008年第4期241-244,248,共5页information and electronic engineering

基  金:国家自然科学基金资助项目(60776023);863资助项目(2007AA01Z285)

摘  要:提出了一种针对9/7小波滤波器的二维一级小波变换的硬件平台,整体结构采用流水方式实现,数据分组输入,列变换采用多个小波变换单元,行变换模块为可重构硬件结构,行列变换之间不需要片上存储器。与已有结构相比,该结构可以通过更少的硬件资源消耗获得更高的处理速度。An efficient and high speed pipeline Very Large Scale Integration(VLSI) architecture for -1 leve1 2-D Discrete Wavelet Transform(DWT) is proposed, of which buffer between column and row transform is not needed. Its row transform module is a reconfigurable hardware and can be dynamically programmed. Comparison resuhs show this architecture can compute at a higher speed with less hardware consume.

关 键 词:小波变换 提升算法 9/7小波滤波器 

分 类 号:TP391.41[自动化与计算机技术—计算机应用技术]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象