基于噪声分析的低抖动全数字锁相环的设计  被引量:6

Design of a Low-Jitter All-Digital Phase-Locked Loop Based on Noise Analysis

在线阅读下载全文

作  者:邓小莺[1] 杨军[1] 陈鑫[1] 时龙兴[1] 

机构地区:[1]东南大学国家专用集成电路系统工程技术研究中心,南京210096

出  处:《微电子学》2008年第4期600-604,共5页Microelectronics

基  金:国家自然科学基金资助项目(90407009)

摘  要:设计了一个用于时钟产生的全数字锁相环(ADPLL),其数控振荡器(DCO)采用9级环形振荡器,每级延迟单元的延迟时间均是可调的,各级倒相器的尺寸经过精确设计。该电路基于SMIC0.13μm CMOS工艺,采用1.2V电源供电,整个芯片的面积为0.13485mm^2。示波器测试结果表明,锁相环的捕获频率范围为100-500MHz,输出频率为202.75MHz时,峰一峰值抖动为133ps,RMS抖动为46ps。A low-jitter all-digital phase-locked loop (ADPLL) was designed, which was used as a clock generator. The digitally-controlled oscillator (DCO) for this ADPLL was a nine-stage ring oscillator with changeable delay in each stage and the size of inVerters in each stage was carefully designed. Implemented in a 0. 13 μm CMOS process with 1. 2 V supply voltage, the circuit occupied a chip area of 0. 1348 mm^2. Results measured on oscillograph showed that the ADPLL had a capture frequency range from 100 MHz to 500 MHz, a peak-to-peak jitter of 133 ps and an RMS jitter of 46 ps for DCO output frequency of 202.75 MHz.

关 键 词:全数字锁相环 时钟产生 数控振荡器 噪声 抖动 

分 类 号:TN911.8[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象