检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]东南大学国家专用集成电路系统工程技术研究中心,南京210096
出 处:《微电子学》2008年第4期600-604,共5页Microelectronics
基 金:国家自然科学基金资助项目(90407009)
摘 要:设计了一个用于时钟产生的全数字锁相环(ADPLL),其数控振荡器(DCO)采用9级环形振荡器,每级延迟单元的延迟时间均是可调的,各级倒相器的尺寸经过精确设计。该电路基于SMIC0.13μm CMOS工艺,采用1.2V电源供电,整个芯片的面积为0.13485mm^2。示波器测试结果表明,锁相环的捕获频率范围为100-500MHz,输出频率为202.75MHz时,峰一峰值抖动为133ps,RMS抖动为46ps。A low-jitter all-digital phase-locked loop (ADPLL) was designed, which was used as a clock generator. The digitally-controlled oscillator (DCO) for this ADPLL was a nine-stage ring oscillator with changeable delay in each stage and the size of inVerters in each stage was carefully designed. Implemented in a 0. 13 μm CMOS process with 1. 2 V supply voltage, the circuit occupied a chip area of 0. 1348 mm^2. Results measured on oscillograph showed that the ADPLL had a capture frequency range from 100 MHz to 500 MHz, a peak-to-peak jitter of 133 ps and an RMS jitter of 46 ps for DCO output frequency of 202.75 MHz.
分 类 号:TN911.8[电子电信—通信与信息系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:3.17.59.199