用于288×4读出电路中的高效率模拟电荷延迟线(英文)  

High Efficient Analog Charge Delay Lines for 288×4 ROIC

在线阅读下载全文

作  者:鲁文高[1] 陈中建[1] 张雅聪[1] 吉利久[1] 

机构地区:[1]北京大学信息学院微电子学系,北京100871

出  处:《北京大学学报(自然科学版)》2008年第5期739-743,共5页Acta Scientiarum Naturalium Universitatis Pekinensis

基  金:国家自然科学基金(40704025);国防预研项目(41308020102)资助

摘  要:提出了一种带时间延迟积分功能的高性能CMOS读出电路芯片适用的高效率电荷延迟线结构。基于该结构,设计了一款288×4规格焦平面阵列组件适用的CMOS读出电路芯片,并已完成流片、测试。该芯片包括4个视频输出端,每个端口的像元输出频率为4-5MHz(如用于实现384×288规模的成像,帧频可达160Hz)。测试结果表明这款芯片具有高动态范围(大于78dB)、高线性度(大于99.5%)、高均匀性(大于96.8%)等特征。A high efficient analog charge delay line (ACDL) is proposed. These analog delay lines can be used to realize high performance CMOS readout integrated circuits (ROIC) with time delay integration (TDI) function. A CMOS ROIC for 288 × 4 IRFPA were designed, manufactured, and tested. The chip has 4 video outputs, whose pixel frequency is 4 - 5 MHz (for 384 × 288 format, its frame frequency can achieve 160 Hz). Test results show that this chip has high dynamic range ( 〉 78 dB), high linearity ( 〉 99.5 % ), and high uniformity (96.8 % ) .

关 键 词:TDI 读出电路 模拟电荷延迟线 

分 类 号:TN432[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象