同时多线程微处理器结构的性能功耗研究  被引量:2

Research on SMT power estimation model

在线阅读下载全文

作  者:郭松柳[1] 汪东升 汤志忠[2] 

机构地区:[1]微处理器与片上系统技术研究中心,北京100084 [2]清华大学计算机科学与技术系高性能计算研究所,北京100084

出  处:《计算机工程与应用》2008年第28期4-8,共5页Computer Engineering and Applications

基  金:国家自然科学基金No.60573100~~

摘  要:为同时多线程微处理器结构建立的准确的功耗评估模型,将可给出该结构中各部件的功耗使用情况,进而可通过调整部件电压或优化部件结构的方法,达到减少整体功耗的目的;同时,此功耗评估模型也可以作为高层功耗优化研究的测试平台,为系统级、软件级功耗优化研究提供支持。Simultaneous Muhithreading (SMT) structure has become an important way to improve performance of microprocessors. The accurate power estimation model designed for SMT structure will be able to analyze the power consumption of each component in SMT,so that efforts can be made to reduce power consumption of some certain components;What is more,this power model can also be utilized as a testing platform for system level and software level power estimation research.

关 键 词:同时多线程微处理器(SMT) 功耗评估模型 CPU模拟器 

分 类 号:TP3[自动化与计算机技术—计算机科学与技术]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象