检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]西安电子科技大学微电子学院宽禁带半导体材料与器件教育部重点实验室,陕西西安710071
出 处:《电路与系统学报》2008年第5期44-47,共4页Journal of Circuits and Systems
基 金:国家自然科学基金资助项目(60476046.90207022);国家部委基金资助项目(51408010304DZ0140)
摘 要:提出了基于准浮栅技术的1.2V全差分运算放大器。由该准浮栅全差分运算放大器实现了一个12位并行结构的电容定标数模转换器(DAC)。所设计的DAC通过按比例缩放方法由两个6位并行DAC组合构成,在提高其分辨率的同时减少了DAC所需的芯片面积,解决了匹配精度随分辨率的增加而下降的问题。最后给出了该DAC的模拟仿真结果。A 1.2V fully differential operational amplifier (op amp) based on Quasi-Floating Gate (QFG) technique is proposed A 12bit parallel capacitor scaling Digital-Analog Converter (DAC) is realized using the QFG fully differential op amp. The designed DAC is composed of two 6bit DACs by scaling methods. Therefore, as DAC resolution increases, the matching accuracy should not appreciably decrease and the area required for the DAC is also reduced. Finally, its simulation results is also given.
分 类 号:TN402[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.46