VHDL实现PCM码解调程序模块设计  被引量:2

Design of procedure modules on PCM code demodulated with VHDL

在线阅读下载全文

作  者:罗建华[1] 崔永俊[1] 沈三民[1] 

机构地区:[1]中北大学电子测试技术国家重点实验室,山西太原030051

出  处:《国外电子元器件》2008年第11期3-5,共3页International Electronic Elements

基  金:国家自然科学基金项目(50775209)

摘  要:依据VHDL程序设计出针对现场可编程门阵列(FPGA)的脉冲编码调制(PCM)码解调电路。解调数据过程分为位同步、字节同步、帧同步和串并转换,并对相关程序模块进行仿真。通过调试硬件电路,验证了该PCM码解调系统所实现的功能。The design of the PCM code demodulated circuit based on FPGA with VHDL is given.The demodulation process can be divided into bit synchronization,byte synchronization,frame synchronization,and seriel to parallel conversion.The part of the procedures is simulated.Through circuit debugging,the PCM code demodulation system is certificated.

关 键 词:解调器 模块 同步器/现场可编程门阵列 脉冲编码调制 

分 类 号:TN919[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象