检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
出 处:《微处理机》2008年第4期8-10,14,共4页Microprocessors
摘 要:在DSSS(直接序列扩频)系统中,载波同步是关键技术之一,其同步时间及精度在一定程度上直接影响着整个系统性能的优劣。结合一个具体的工程实例,以FPGA为设计平台,对BPSK调制方式的DSSS信号Costas环载波恢复电路进行了设计,详细阐述了全数字化Costas环路各部件的参数设计方法。最后给出了实现后的仿真测试数据,仿真结果表明,该Costas环路具有十分优良的性能(输入信噪比为0dB时,环路锁定后相位抖动小于5度)。Carrier synchronization is one of the key techniques in the DSSS( Direct Sequence Spread Spectrum) system, and synchronization time and precision can affect the system' s performance directly. An all - digital DSSS Signal Costas loop carrier recovery circuit is implemented on FPGA (Field Programmable Gate Array) for a concrete engineering instance. Parameters and design of each part of the loop are described in detail. Finally, the test data is proposed and the simulation results show that high performance can be achieved using this kind of all - digital Costas loop ( phase error is less than 5 degrees when input SNR is 0dB).
关 键 词:COSTAS环 直接序列扩频 FPGA设计 载波同步
分 类 号:TN911.8[电子电信—通信与信息系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.236