AVS视频图像缩放模块的设计与实现  

Design and Implementation of AVS-video Image-scaling Module

在线阅读下载全文

作  者:龚迪军[1,2] 刘建新[1] 黄晁[2] 杨柁[2] 

机构地区:[1]西华大学机械电子工程系,四川成都610039 [2]宁波中科集成电路设计中心,浙江宁波315040

出  处:《计算机与现代化》2008年第11期91-94,共4页Computer and Modernization

基  金:国家火炬计划资助项目(2007GH010120)

摘  要:介绍了应用于AVS视频解码芯片的图像缩放(Scaling)模块。该模块依次通过垂直方向、水平方向进行图像像素重采样,再运用移位和加法运算达到了图像缩放效果。算法是硬件可实现的,图像缩放效果好,视觉感尚佳,硬件成本低。此方案已成功运用到AVS视频解码芯片项目中,实现了图像缩放的功能。The paper introduces the image-scaling module and its implementation for AVS-video decoded chip. The module resamples the pixel through the vertical and the level direction in correct order, and apply to the shift and the addition to achieve the image-scaling. The algorithm is implemented, and can achieve fine image quality with lower hardware cost. This scheme has already been used in the AVS-video decoded chip project to realize the image-scaling function.

关 键 词:AVS视频解码芯片 视频后处理 图像缩放 图像分辨率 

分 类 号:TP391.41[自动化与计算机技术—计算机应用技术]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象