一种基于DDR高速图像缓存的实现  被引量:1

Implementation of a high-speed buffer based on DDR

在线阅读下载全文

作  者:陈松柏[1] 

机构地区:[1]四川农业大学工程技术学院,四川雅安625000

出  处:《电子技术应用》2008年第12期99-101,共3页Application of Electronic Technique

摘  要:提出了基于 DDR 存储器的高速 FIFO 图像缓存方案,降低了用户接口的设计难度,实现了高速缓存的容量扩展,并成功应用于工程项目。本文设计中使用16bit 数据位宽的 DDR 器件,创新地实现了行猝发的操作模式,极大地提高了数据吞吐量。在工作时钟为100MHz 的条件下实现了平均缓存速度高达360MB/s,接近理论峰值数据吞吐量400MB/s。This paper introduces a scheme of high-speed FIFO buffer based on DDR memory component, which simplifies the implementation for user interface design, expands the buffer volume and finally is applied in practical project. This paper adopts a DDR component of 16bit data width and creatively increases the data throughout by implementing the row burst operation. The design reaches a maximal average data transportation speed of 360MB/s which is a breakthrough for it's approaching the theory speed 400MB/s.

关 键 词:DDR存储控制器 高速缓存 FIFO 

分 类 号:TP333[自动化与计算机技术—计算机系统结构] TP332[自动化与计算机技术—计算机科学与技术]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象