检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]南京邮电大学通信与信息工程学院,江苏南京210003
出 处:《电视技术》2008年第12期32-34,45,共4页Video Engineering
摘 要:提出了一种实现复杂度低、高效率的RS(204,188)编解码器的FPGA实现电路。整个FPGA设计分为RS编码器、Horner准则的伴随式计算、改进的BM算法、Chien搜索求根和Forney算法求差错幅值等5个模块,同时,总体电路采用了pipeline结构,有效提高了译码速率。选用Xilinx公司的Spartan3E系列XC3S500E芯片,译码时延242个时钟周期,使用FPGA资源186000门,译码性能与理论值一致,已用于特定无线图像传输系统。A low complexity and high efficiency FPGA circuit of RS (204,188) encoder and decoder is put forward. The design is divided into five modules: RS encoder module, Homer criteria with computing module, an improved algorithm of the BM mod ule, Chien search rooting module, Forney algorithm for error amplitude module. At the same time, the whole circuit uses a pipeline structure to raise the rate of decoding effectively. The design is implemented on XC3S500E chips of Xilinx Spartan3E family, with 242 clock cycles of decoding delay, and using 186 000 gates. The decoding performance agrees with the theoretical value and it has already used in a special wireless image transmission system.
关 键 词:Reed—Solomon码 现场可编程门阵列 改进BM算法 Chien搜索 Forney算法
分 类 号:TN762[电子电信—电路与系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.42