OpenSPARC T1处理器Cache机制研究及优化  被引量:1

Study and Optimization on Cache Mechanism of OpenSPARC T1 Processor

在线阅读下载全文

作  者:胡小龙[1] 杨蕊[1] 

机构地区:[1]中南大学信息科学与工程学院

出  处:《微计算机信息》2009年第2期267-268,271,共3页Control & Automation

摘  要:在现代微处理器的设计中,Cache是整个处理器性能的决定因素。本文描述了64位RISC微处理器"OpenSPARC T1"中的Cache的功能和结构,并提出对"OpenSPARC T1"中的Cache的优化方案。In modern designing of microprocessor, Cache is the decisive factor to performance of the hole processor. In this thesis we describe the function and structure of Cache in "OpenSPARC Tl",which is 64 bits in RISC architecture, we also propose a method to optimize the performance of Cache in "OpenSPARC TI".

关 键 词:高速缓存 仿真 缺失率 

分 类 号:TP302[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象