有线数字电视用CMOS锁相环及其相位噪声分析  

A CMOS Phase-locked Loop for Cable DTV and Its Phase Noise Analysis

在线阅读下载全文

作  者:吴烜[1] 陈作添[1] 吴建辉[1] 时龙兴[1] 

机构地区:[1]东南大学国家专用集成电路系统工程研究中心,南京210096

出  处:《固体电子学研究与进展》2008年第4期591-596,共6页Research & Progress of SSE

摘  要:论文设计了一个满足有线数字电视接收的CMOS锁相环集成电路。针对DVB-C接收标准,细化了电荷泵锁相环的相位域模型,根据该模型推导了各模块噪声的传输函数;对锁相环各模块的噪声特性进行了分析,根据相位误差优化目标,提出了优化重点。测试结果表明,在整个电视接收带宽内根据分析结果来优化的锁相环相位误差小于3.9°。内含该锁相环的电视调谐器实现了对DVB-C64QAM数字电视信号清晰接收。A CMOS PLL used for digital TV receiver is designed. To satisfy DVB-C reception standard, a detailed phase-domain model for charge-pump PLLs is proposed, the transfer functions of PLL blocks are derived and the noise characters of PLL blocks are analyzed. Then the loop parameters are optimized for the rms phase error requirement. The test results show that the rms phase errors of the optimized PLL are lower than 3.9° in the whole band. The tuner using this PLL can receive DVB-C 64QAM signal clearly.

关 键 词:互补金属半导体氧化物 数字电视 锁相环 相位噪声 相位域 

分 类 号:TN911.8[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象