检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]中国电子科技集团公司第四十一研究所,安徽蚌埠233006 [2]华北水利水电学院,河南郑州450011
出 处:《电子质量》2009年第3期20-21,27,共3页Electronics Quality
摘 要:文中主要介绍了一种以SDRAM为存储器的,同时实现多路实时捕获模块的设计方法。在本设计中,根据SDRAM的工作原理,采用FIFO对多路前级数据进行实时缓存,然后通过FPGA内部的SDRAM控制器对SDRAM进行分时多路存储的方法,实现了在一片SDRAM中多路数据的同时捕获,并给出了具体实现过程。通过在经过仿真验证和硬件平台的实践验证更进一步证明了方法的可行性。this paper introduce a solution of the module for real-time capturing multi-data at the same time, recording the data in SDRAM chip, The solution is designed according the working principle of SDRAM, real-time buffering the several data by FIFO firstly, then divide-time access SDRAM by the controller of SDRAM inner the FPGA, realized capture multway-data in one sdram chip at the same time.The detail process is provided; The verification of emulation and the hardware platform further proved the feasibility of the solution.
关 键 词:FPGA SDRAM FIFO 状态机 实时捕获
分 类 号:TP274.2[自动化与计算机技术—检测技术与自动化装置]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.112