MELP解码器系统的FPGA实现  被引量:2

Implementation of MELP decoder on FPGA

在线阅读下载全文

作  者:韩琼磊[1] 郭立[1] 杨帆[1] 高路[1] 

机构地区:[1]中国科学技术大学电子科学与技术系,合肥230027

出  处:《计算机工程与应用》2009年第9期74-76,共3页Computer Engineering and Applications

基  金:国家自然科学基金(No.60772032)~~

摘  要:低比特率混合激励线性预测(MELP)算法的复杂性使得MELP声码器系统的实时实现比较困难。根据MELP声码器的算法,提出了一种新的基于现场可编程门阵列(FPGA)实现整个解码器系统的单片方案,并在FPGA平台上完成了对整个系统的验证。该系统主要包括NiosII微处理器和自定义IP模块,通过自定义IP弥补了NiosII处理器运算能力的不足。实验结果表明,实现了MELP解码系统的实时处理。MELP algorithm with low bit-rate is complexity,which makes implementation of MELP coder/decoder in real time very difficult.Based on the algorithm of MELP decoder,presents a SOC scheme for implementing a MELP decoder system on a FPGA chip,and the system has been verified on FPGA.The important parts of the system are NioslI processor and custom IP cores.The custom IP cores remedies the weak capability of NiosII processor.Experiments shows that MELP decoder is achievable in real time.

关 键 词:混合激励线性预测 实时 流水线 IP模块 

分 类 号:TP311[自动化与计算机技术—计算机软件与理论]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象