ATM接口中扰码器和信头误码校正模块的研究  

Study on Scrambler and HEC Module in ATM Interface

在线阅读下载全文

作  者:杨卫平[1] 范忠礼[2] 吴志坚[2] 

机构地区:[1]湖南省邮电技术中心 [2]南京邮电学院光纤通信研究所

出  处:《南京邮电学院学报》1998年第1期11-15,共5页Journal of Nanjing University of Posts and Telecommunications(Natural Science)

摘  要:运用矩阵算法设计了8bit并行ATM扰码(解扰)器,大大降低了电路的处理速度。提出了一种新的信头误码校正(HEC)并行算法,能检测到多个比特错误,并能纠正单比特错误。In this paper, an 8 bit parallel ATM scrambler (descrambler) is designed by using the theory of the matrix algorithm, it reduces the speed of the circuits greatly. A new parallel algorithm is also proposed for the head error correct (HEC) module, it can not only detect multi bit error but also correct one bit error.

关 键 词:异步转移模式 扰码器 信头误码校正 ATM 

分 类 号:TN913.24[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象