可扩展的低成本双域模乘模除器算法及其VLSI实现  被引量:1

New Algorithms and Architecture for a Scalable Low-cost Dual-fields Modular Multiplier/Divider

在线阅读下载全文

作  者:曹丹[1] 韩军[1] 陈媛[1] 曾晓洋[1] 

机构地区:[1]复旦大学专用集成电路与系统国家重点实验室,上海201203

出  处:《小型微型计算机系统》2009年第5期1008-1012,共5页Journal of Chinese Computer Systems

基  金:国家自然科学基金项目(60576024;60776028)资助

摘  要:本文通过应用Booth编码技术和多比特移位技术,有效地改进了有限域模乘模除算法,不仅使素域模乘的运算速度提高了一倍,而且使素域模除运算所需的迭代次数减小了40%.在算法改良的基础上,本文提出一种可配置的有限域模乘模除器结构,实现了模乘与模除运算,及素域与多项式域算术的硬件复用,大幅度地降低了硬件成本.另外,本文提出的硬件结构使用以字为单位的运算单元,采用流水线结构,具有良好的扩展性.因此,本文的模乘模除器具有灵活性、安全性和低成本的综合优势,可以广泛应用于各种高性能、低成本的便携移动设备,为各种无线终端设备用户提供高性能的信息安全服务.A novel architecture, which combines both multiplier and divider, is presented in this paper. Based on the techniques of radix-4 booth encoding and multiple bits shifting, the Multiplication and Division algorithms in GF(P) are greatly improved: multiplication speed is doubled and iteration time of division is reduced by 40%. Scalable hardware architecture is also proposed for the combined multiplier and divider, which employs word level processing element and pipeline architecture. This architecture can execute two functions of multiplication and division with very low cost and relatively high performance. So it will be widely used in mobile equipment, providing information security service for the users of wireless terminals.

关 键 词:信息安全 模乘模除器 硬件可配置 VLSI 

分 类 号:TP309.7[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象