Rocket I/O GTP收发器的外围硬件设计  被引量:3

External Hardware Design of Rocket I/O GTP Transceiver

在线阅读下载全文

作  者:康琼[1] 许月圆[1] 刘书明[1] 

机构地区:[1]西安电子科技大学电子工程学院,西安710071

出  处:《航空兵器》2009年第2期35-38,共4页Aero Weaponry

摘  要:介绍Xilinx公司的Virtex-5 LXT、SXT系列FPGA中用于实现高速串行传输的Rock-et I/O GTP收发器的外围硬件设计。在包含有Rocket I/O GTP模块的设计中,系统性能与外围模拟电源的供电和参考时钟设计有着密切的关系。描述了在某雷达信号处理板中,高速串行传输的Rocket I/O GTP板级的电源和时钟的详细设计方案和参电路。This paper introduces an external hardware design of Rocket I/O GTP for high speed serial transmission based on Xilinx Virtex-5 series FPGA. In the Rocket I/O GTP module design, the system performance has close relationship with the design of analog power supply and the reference clock. This paper also discusses the detailed design and the reference circuit board-level power of the Rocket I/O GTP for high speed serial transmission and clock.

关 键 词:ROCKET I/O GTP收发器 FPGA 硬件设计 

分 类 号:TN957.51[电子电信—信号与信息处理]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象