基于DSP和FPGA的高速串行通信系统设计  被引量:2

Design of High Speed Serial Communication Based on DSP and FPGA

在线阅读下载全文

作  者:张雪[1] 徐晓苏[1] 张国龙[1] 

机构地区:[1]东南大学仪器科学与工程学院,南京210096

出  处:《舰船电子工程》2009年第5期66-69,共4页Ship Electronic Engineering

基  金:国家自然科学基金项目(编号:6087409250575042);"十一五"总装备部预研项目(编号:5130906040251309020503);原国防科工委基础科研项目(编号:C1420080224);教育部博士点专项科研基金项目(编号:20050286026)资助

摘  要:在基于DSP和FPGA的嵌入式组合导航系统中,为了满足系统微型化、高性能度的要求,采用DSP作为处理器,由PFGA集成多串行口的扩展等其他功能。DSP通过外部存储器接口(EMIF)接口实现和FPGA通信。利用DSP的EDMA功能完成FPGA内部FIFO和DSP内部RAM中乒乓缓冲器之间的数据传输,可以使DSP专注于复杂的导航解算,从而可提高系统串行通信的效率和速度。In the embedded integrated navigation system based on DSP and FPGA, to meet it's micromation and high performance, DSP is used to be a processor and FPGA performs expanding multi UART and other functions. DSP interfaces to FPGA by DSP's EMIF. In addition, EDMA was used to transmit the data between the FPGA FIFOs and ping-pong buffers designed in the RAM of DSP. In this way, DSP can be devoted in complicated navigation algorithm and enhance the efficiency and speed of the serial communication.

关 键 词:DSP FPGA UART FIFO EDMA 

分 类 号:TP312[自动化与计算机技术—计算机软件与理论]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象