检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]西安电子科技大学雷达信号处理国家重点实验室,陕西西安710071
出 处:《电子科技》2009年第6期49-52,共4页Electronic Science and Technology
摘 要:在高速数字电路中,多个处理器之间的数据交换往往成为系统设计的瓶颈之一,文中介绍了Altera公司的FPGA和AD公司TigerSHARC系列DSP-TS101之间通信的几种方法。分别论述了在总线方式和链路口方式下二者通信的基本原理和具体实现电路。实际测试结果表明:设计的电路稳定可靠,性能指标满足系统要求。In the real-time digital circuit, the data communication of the muhi-processor is always a bottleneck in the system design. Communication between FPGA of Altera company and DSP-TS101 of AD company is implemented both in the bus mode and link mode. The test result indicates that the circuit is stable and the performance meets the need of the system.
分 类 号:TN79[电子电信—电路与系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.4