检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]北京同步科技有限公司,北京100097 [2]清华大学微电子学研究所,北京100084
出 处:《微电子学与计算机》2009年第6期12-16,共5页Microelectronics & Computer
基 金:国家自然科学基金项目(60576027;60544008);国家"八六三"计划项目(2006AA01Z415)
摘 要:提出了一种AES协处理器的结构设计,加解密部分采用加解密复用的单个轮函数迭代的无流水线结构,内含的密钥调度电路可进行128、192与256位密钥的动态双向密钥调度.该协处理器可配置在ECB、CBC或CTR工作模式下,工作模式与数据输入输出的处理不影响处理器的数据吞吐率.基于SMIC0.13μm CMOS工艺的综合结果表明,该电路的关键路径延时最短为4.45ns,在206MHz的最高时钟频率下,128位密钥长度下的数据吞吐率可达到2.4Gb/s.电路门数为7.848万门.This paper presents an architecture design of AES coprocessor, in encryption and decryption part of it, an encryption and decryption multiplexed non-pipelined architecture that uses a round function unit iteratively is used, and a key schedule circuit included can conduct 128, 192 and 256-bit key's dynamic bidirectional key schedule. This coprocessor can be configured in ECB, CBC or CTR modes of operation, the processing of modes of operation and data input and output will not affect the data throughput of the coprocessor. The synthesis results based on SMIC 0.13μm CMOS technology shows that the critical path delay is 4.45 ns, it delivers a throughput of 2.4 Gb/s in 128-bit key mode at the highest 206 MHz clock. The gate count is 78 480 gates.
关 键 词:高级加密标准 协处理器 可编程 密钥调度 工作模武
分 类 号:TN402[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.7