检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:何可[1] HE Ke (Management School of University of Science and Technology of China, Hefei 230026, China)
机构地区:[1]中国科学技术大学管理学院,安徽合肥230026
出 处:《电脑知识与技术》2009年第6期4322-4324,共3页Computer Knowledge and Technology
摘 要:该文介绍一种简捷高效的PCI接口设计方法:使用PCI兆核(Megacore)逻辑。PCI兆核逻辑与用户接口逻辑绑定在FPGA里,便于仿真和调试,大大缩短了电子工程师的开发周期,减少了成本。在这里我们主要介绍ALTERA的PCI兆核逻辑,特别是pci_mt64兆核逻辑的设计原理、时序分析与设计时需要注意的事项,最后应用于我们的系统——1Gbps64位PCI以太网卡接收器中。This paper introduce a simple and effective way to design PCI interface: PCI CORE. Using the PCI CORE and user logic together, .electronic electric engineer can reduce the cost of the development and debug and simulate easilly. Here we will introduce the PCI CORE of the ALTERA company, especially the pci_mt64 logic core. We introduce the principle, timing and attention of the pci_mt64 logic core. Last we use the pci_mt64 logic core in our design system---1Gbps, 64bits, PCI ethemet car for receiving the data from the networks.
分 类 号:TP3[自动化与计算机技术—计算机科学与技术]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:13.59.192.254