检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]中国科学院长春光学精密机械与物理研究所,长春130033 [2]吉林大学电子学院,长春130012
出 处:《电子器件》2009年第3期707-710,共4页Chinese Journal of Electron Devices
摘 要:为了实现高速串行通讯,设计了基于FPGA的RS485总线的通讯接口,FPGA与DSP之间采用双FIFO进行数据缓存,并且通过DSP总线与DSP进行数据交换;开发了以FPGA和DSP为核心的原理图与印制电路板,使用VHDL语言开发了HDLC通讯协议的控制时序。实验结果表明:系统的持续存储速度可以达到1Mbit/s,工作稳定可靠,没有丢帧、串帧等丢失数据现象。In order to implement high speed serial communication, a communication interface of RS485 bus is designed based on FPGA. Between FPGA and DSP, there are two FIFO cache, the communication data are exchanged by DSP data bus. The PCB card which is centered by the DSP and FPGA, and programs the HDLC protocol with VHDL are designed. Experiment results show that the communication speed can reach 1 Mbit/s, and the system works stable without error.
分 类 号:TN409[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.117