2.5Gb/s SDH/SONET低阶支路处理器芯片设计  

Chip Design for 2.5Gb/s SDH/SONET Low-order Tributary Processor

在线阅读下载全文

作  者:叶波[1] 李天望[2] 罗敏 

机构地区:[1]上海电力学院计算机与信息工程学院,上海200090 [2]武汉大学集成电路与通讯软件系,湖北武汉430079 [3]朗讯科技光网络有限公司,上海200233

出  处:《通信技术》2009年第8期9-11,14,共4页Communications Technology

摘  要:设计了2.5Gb/s SDH/SONET的低阶支路处理器芯片,单片实现STS-48/STM-16的低阶支路终结,包括低阶容器的通道监控,混合VT1.5/TU-11和VT2/TU-12容器的终结,V1/V2指针解释,虚级联数据的提取,开销字节的提取和处理,BIP-2检测,RDI/REI在发送方向的环回,VT/TU级的保护倒换等。采用TSMC 0.13μm CMOS工艺流片成功,电路规模约12.6万门。满足光纤通信传输要求,并成功用于光纤通信设备。YE Bo, LI Tian-wang, LUO Min(①Faculty of Computer & Information Engineering, Shanghai University of Electric Power, Shanghai 200090, China; ② Dept. of Integrated Circuit & Communication Software, Wuhan University, Wuhan Hubei 430079, China; ③Lucent Technologies Optical Network Co., Ltd., Shanghai 200233, China)

关 键 词:SDH/SONET 低阶支路 芯片 处理器 

分 类 号:TN913.7[电子电信—通信与信息系统] TN492[电子电信—信息与通信工程]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象