基于Nios Ⅱ的UHF RFID读写器设计与实现  被引量:2

Design and Implementation of UHF RFID Reader Based on Nios Ⅱ

在线阅读下载全文

作  者:张福洪[1] 肖怀锋[1] 方洪灿[1] 邓朝日[1] 

机构地区:[1]杭州电子科技大学,杭州310018

出  处:《电讯技术》2009年第5期25-28,共4页Telecommunication Engineering

基  金:国际合作项目(KHY063106007)

摘  要:基于FPGA的数字基带系统是超高频频段射频识别读写器中的关键部分。根据EPCglobalClass 1 Gen 2标准,用Verilog语言编写了脉冲间隔编码模块和双相空号解码模块,并用C语言编写了其驱动程序,生成组件模块。组件作为Nios II嵌入系统的模块,可以重复使用。对于应用程序开发者,不用了解硬件结构就可以使用标准C函数操作组件,使得开发简便快捷,节省了时间和成本。Digital baseband system based on FPGA is one of the major components of UHF ( Ultra - high Frequency) band RFID ( Radio Frequency Identification) reader. According to the standard of EPCglobal Class 1 Gen 2, pulse interval encode (PIE) module and FM0 code module are designed by using Verilog language. The drivers of these modules are developed for Nios Ⅱ embedded system using C language. And these modules act as the model of Nios embedded system and can be reused. It is convenient for those who don't know the structure of the hardware using the basic C language to operate the component.

关 键 词:射频识别 数字基带 NIOS Ⅱ读写器 脉冲间隔编码 双相空号编码 片上可编程系统 

分 类 号:TN830[电子电信—信息与通信工程]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象