检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]沈阳工业大学信息科学与工程学院,沈阳110178
出 处:《沈阳工业大学学报》2009年第4期477-480,共4页Journal of Shenyang University of Technology
摘 要:针对射频锁相环频率合成器对高速度和低噪声方面的要求,提出了一种适用于射频锁相环频率合成器的可编程分频器的设计方案.电路采用12级级联反馈的双模分频器结构,可以实现小于或等于8 191分频的任意分频比.基于JAZZBC35 BICMOS工艺,进行电路的设计和HSPICE仿真,在2.5 V电源电压下,功耗为1 mW.设计的可编程分频器具有大的分频比范围和良好的稳定性、灵活性,同时具有高速、低噪声等特点,适于高速锁相环频率合成器的应用.A design scheme of programmable divider suitable for the radio frequency (RF) phase-locked loop (PLL) frequency synthesizer was presented to meet the requirement of high speed and low noise in RF PLL frequency synthesizer. The double modulus divider structure with 12 stages cascade and feedback was adopted to realize any dividing ratio equal to or less than 8 191. The circuit design and HSPICE simulation were carried out based on JAZZBC35 BICMOS with 2.5 V supply voltage and 1 mW power loss. The designed divider has a large-scale dividing ratio, good stability and flexibility. In addition, the divider with high speed and low noise can be applied in high speed PLL frequency synthesizer.
关 键 词:频率合成器 分频器 双模分频器 锁相环 射频 低噪声 可编程 高速
分 类 号:TN41[电子电信—微电子学与固体电子学] TP33[自动化与计算机技术—计算机系统结构]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:3.142.211.95