基于DSP和CPLD电能质量监测装置的设计  被引量:9

Design of a power quality monitoring device based on DSP and CPLD

在线阅读下载全文

作  者:林广明[1] 黄义锋 欧阳森[1] 蒋金良[1] 

机构地区:[1]华南理工大学电力学院,广东广州510640 [2]广州普照科技有限公司,广东广州510640

出  处:《电力系统保护与控制》2009年第18期97-101,共5页Power System Protection and Control

摘  要:设计了一种基于DSP+CPLD构架的电能质量监测装置,该装置利用CPLD产生DSP外围器件的控制时序,文中详细介绍了CPLD对DSP外围器件的逻辑接口设计,通过MAX+PLUSⅡ对CPLD的控制时序进行仿真,仿真结果验证了本设计的可行性,试验测试结果表明该装置实现了多项电能质量指标的实时在线监测。A new design of DSP+CPLD power quality monitoring device is proposed in this paper. And the CPLD( Complex Programmable Logic Device) is used to generate control timing between DSP and peripheral devices. In the paper, the use of CPLD in design of logic interface between DSP and peripheral devices is described in detail. The simulating result of CPLD control timing verifies the feasibility of the design and the testing results show that the device realizes on-line monitoring of power quality index.

关 键 词:电能质量 DSP CPLD 时序 

分 类 号:TM933.4[电气工程—电力电子与电力传动]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象