CMOS数字电路功耗分析及其应用  被引量:2

Power Estimation of CMOS Digital Circuits and Its Application in Low Power Logic Synthesis

在线阅读下载全文

作  者:朱宁[1] 周润德[1] 羊性滋[1] 

机构地区:[1]清华大学微电子学研究所

出  处:《微电子学》1998年第6期401-406,共6页Microelectronics

基  金:国家九五重点科技攻关项目

摘  要:讨论了有关CMOS数字电路的功耗分析和低功耗逻辑综合的一些方法。研究了信号的翻转概率与信号概率之间的关系,并由此得到信号翻转次数的表达式。然后讨论了使平均功耗最优的组合逻辑电路优化中的一些方法。最后,提出了两个用于低功耗逻辑综合的基本定理。Some bassic issues regarding the estimation of power dissipation and techniques for logic synthesis of low power CMOS digital circuits are examined.The expression of the number of signal transitions as a function of the number of applied input vectors and input signal probabilities is derived.Some techniques used in the synthesis of combinational circuits,where the objective is to minimize the average power dissipation,are discussed.Finally,two theorems for low power logic synthesis are presented.

关 键 词:逻辑综合 信号概率 CMOS 数字电路 IC 

分 类 号:TN431.2[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象