检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]宁波大学电路与系统研究所,浙江宁波315211
出 处:《电路与系统学报》2010年第1期55-58,共4页Journal of Circuits and Systems
基 金:国家自然科学基金(60776022);浙江省科技计划项目(2008C21166);浙江省教育厅重点科研项目(20061666);宁波大学博士;教授基金
摘 要:通过对νMOS管特性和多值逻辑电路设计原理的研究,本文提出一种新型多值计数器的设计方案。该方案利用νMOS管具有多输入栅加权信号控制及浮栅上的电容耦合效应等特性,结合二值逻辑编码方法,实现电路的多值输出。用PSPICE对所设计的电路模拟验证,结果表明,所设计的电路逻辑功能正确,结构简单,功耗低,且通用性强,易于实现。Through the research on the characteristics of vMOS and the principles of multi-valued logic circuits, this paper presents a design scheme of multi-valued counter. Two-valued coding method and vMOS characteristics, including multiple-input signals threshold operation and the floating gate capacitance coupling effect, are integrated together to implement this proposed scheme. PSPICE simulation is selected to verify the proposed circuit. The simulation results indicate that this multi-valued counter can provide correct logic function, and has characters including simple structure, low power and easy in realization.
分 类 号:TP332[自动化与计算机技术—计算机系统结构]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.117