基于NiosⅡ片上可编程系统(SOPC)实现的雷达监控系统  被引量:3

Implementation of radar monitoring and controlling system based on the SOPC of NiosⅡ CPU

在线阅读下载全文

作  者:谢东辉[1] 齐伟民[1] 

机构地区:[1]中国科学院电子学研究所六室,北京100080

出  处:《中国科学院研究生院学报》2010年第1期63-69,共7页Journal of the Graduate School of the Chinese Academy of Sciences

摘  要:介绍了一种基于NiosⅡ嵌入式处理器实现的雷达监控系统,并详细说明了其可编程系统(SOPC)(system on programmable chip)的硬件构建过程和软件设计流程.本设计采用Cyclone Ⅱ系列FPGA作为核心硬件,在FPGA上构建了基于高性能32位嵌入式NiosⅡ处理器的片上SOPC;在NiosⅡ IDE环境下开发出SOPC的应用软件.与传统的监控系统相比,本方案拥有更高的集成度、更快的数据传输速度,以及较小的体积和功耗.This study presents a radar monitoring and controlling system which is mainly based on the NiosⅡ CPU and introduces the hardware integration and software design flow of the system on programmable chip. The kernel of design is Cyclone Ⅱ family FPGA which supports the 32 bits high performance NiosⅡ CPU,and application software is developed in NiosⅡ IDE environment tool. Compared with the traditional monitoring and controlling system,the present design has capabilities of fast data transmitting,low power consumming,and high integration.

关 键 词:雷达监控系统 可编程片上系统 NiosⅡ处理器 现场可编程门阵列 

分 类 号:TN368.1[电子电信—物理电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象