基于Altera Stratix的LDPC编译码器的工程实现  被引量:1

A FPGA Implementation for LDPC En-Decoder Based on Altera Stratix

在线阅读下载全文

作  者:肖颍 王博 

机构地区:[1]重庆金美通信有限责任公司,重庆400030

出  处:《通信技术》2010年第2期17-19,23,共4页Communications Technology

摘  要:实现了一种相对高效的低密度校验码的编码方法,这种基于循环移位矩阵的准循环低密度校验码的设计方法既有较好的性能又有实际应用中可接受的编码复杂度。同时实现了一种高性能、低复杂度的软判决译码算法。这种译码算法较常用的硬判决译码算法性能出色,同时较一般的迭代译码算法的收敛速度快,并且可以部分并行译码,需要的存储量很小,能够大幅度降低低密度校验译码的硬件实现复杂度,具有很大的工程应用价值。A high-performance design based on code matrix shift of LDPC is implementated, which has better error-correct capabilities and less encode complexity for FPGA implementation. Meanwhile, a soft-decision decoding algorithm is implemented, and this algorithm is of high performance, high-speed convergence and so on. This parallel decoding is used to implement the decoder, and the design the requires fairly low memory capacity and low hardware implantation complexity, and so is of great value for engineering application.

关 键 词:低密度奇偶校验码 纠错 编译码器 消息传递算法 软判决译码 

分 类 号:TP393.04[自动化与计算机技术—计算机应用技术]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象