一种适用于非对称主从IP核的低功耗路由器结构  

One low-power router structure for master-slave IP core NOC

在线阅读下载全文

作  者:张春淼[1] 王长山[1] 

机构地区:[1]西安电子科技大学计算机学院,陕西西安710071

出  处:《中国集成电路》2010年第3期43-48,共6页China lntegrated Circuit

摘  要:大规模及超大规模集成电路的快速发展使片上网络系统成为现实,同时也使十几个平方厘米芯片的功耗达到了上百瓦,而且随着集成电路规模的发展,功耗参数也在不断上升。深微亚领域的研究使得片上网络芯片的面积不断缩小,从而使得IP核互连通信中时延和能耗成为了现代片上网络系统的主要考虑因素。本文主要分析片上网络系统的平均时延以及内部负责主要通信任务的路由器的结构,功耗,及其功耗降低的方法。The large-scale and ultra large scale integrated circuit to enable the rapid development of on-chip networks become a reality. However, it also increase the large chip' s power consumption to hundreds of watts. With the development of integrated circuits, power parameter is also rising. This paper mainly analyzes the average on-chip network delay as well as internal communications tasks for the main structure of the router, power, and power consumption reduction method.

关 键 词:片上网络 路由器 结构 功耗 

分 类 号:TN47[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象