检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:刘庆良[1,2] 卢荣军[1,2] 李建清[1,2]
机构地区:[1]东南大学仪器科学与工程学院,江苏南京210096 [2]东南大学AMS研究中心,江苏南京210096
出 处:《电子设计工程》2010年第3期59-61,64,共4页Electronic Design Engineering
摘 要:为了研究不同结构的FIR数字滤波器FPGA实现对数字多普勒接收机中FPGA器件资源消耗及其实现的滤波器的速度性能,在Xilinx ISE10.1开发平台中,采用Verilog HDL语言分别实现了FIR数字滤波器的改进的串行结构、并行结构以及DA结构,并在ModelSim仿真验证平台中仿真了实现设计。结果表明,改进串行结构的实现消耗资源少但滤波速度慢,并行结构的实现滤波速度快但消耗资源多,而DA算法的实现速度仅取决于输入数据的宽度,所以滤波速度通常较快且消耗的资源较少。In order to research different implementations of FIR digital filter with FPGA on their resource consuming as well as the speed performance,the improved serial structure,parallel structure and DA structure of FIR digital filter were respectively implemented with Verilog HDL on the Xilinx ISE10.1 development platform,and then simulated on the Modelsim simulation platform.It turns out that the implementation of improved serial structure consumes resource least but the filter speed is low,and the parallel structure has a fastest filter speed but consumes resources most.Whereas,the filter speed of DA structure only depends on the width of input data,so its filter speed is usually faster than improved serial structure but the consuming resource is less then parallel structure.
关 键 词:FIR数字滤波器 改进的串行结构 并行结构 DA结构 FPGA
分 类 号:TN713[电子电信—电路与系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.38