基于分布式算法的高阶FIR滤波器及其FPGA实现  被引量:14

Implementation of high order FIR filter with FPGA based on distributed arithmetic

在线阅读下载全文

作  者:李书华[1] 曾以成[1] 

机构地区:[1]湘潭大学光电工程系,湖南湘潭411105

出  处:《计算机工程与应用》2010年第12期136-138,175,共4页Computer Engineering and Applications

摘  要:提出一种新的高阶FIR滤波器的FPGA实现方法。该方法运用多相分解结构对高阶FIR滤波器进行降阶处理,采用改进的分布式算法来实现降阶后的FIR滤波器。设计了一系列阶数从8到1024的FIR滤波器,通过QuartusⅡ7.1的综合与仿真,以及在EP2S60F1020C4FPGA目标器件上的实现结果表明,该方法能够有效地减少硬件资源的使用且满足高速实时性的要求。A new method of implementing high order FIR filter with FPGA is presented.This method divides high order FIR filter into some lower order FIR filters by using polyphase decomposition structure,and implements the lower order FIR filters with modifying Distributed Arithmetic.A series of FIR filters which orders form 8 to 1,024 is designed.These proposed filters have been simulated and synthesized with Quartus Ⅱ 7.1,implemented with an EP2S60F1020C4 FPGA device.Results show that the proposed method can implement FIR filters with the smaller resource usage and high speed.

关 键 词:有限冲激响应(FIR)滤波器 现场可编程门阵列(FPGA) 分布式算法(DA) 多相分解 

分 类 号:TN713[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象