基于模拟自校准技术的12位高速DAC  被引量:1

A 12-bit high-speed DAC based on self-calibration technique

在线阅读下载全文

作  者:冯之因[1] 戎蒙恬[1] 

机构地区:[1]上海交通大学电子信息学院,上海200240

出  处:《信息技术》2010年第4期16-19,共4页Information Technology

基  金:上海-应用材料研究与发展基金(08700740700)

摘  要:介绍了用以改善数字模拟转换器线性特性的模拟自校准技术,分析其相对于动态器件匹配的优点,并应用于一个高速数模转换器的设计之中,在Infineon 0.25μm CMOS工艺下,4-bitDAC,工作电压1.8V,工作频率400MHz,其SNDR达到76dB(精度超过12bit),相比未采用自校准技术时的60dB提高了将近3bit,无杂散动态范围达到84.66dB,毛刺能量小于3fA-s。In this paper,an analog self-calibration technique is introduced to improve the linearity of DAC (Digital-to-Analog Converter),and is compared with DEM (Dynamic Element Matching). Such self-calibration technique is implemented also in a high-speed design using the Infineon 0.25μm CMOS process. In the 4-bit DAC design,with the supply voltage of 1.8V,at the sampling frequency of 400MHz. SNDR (Signal to Noise and Distortion Ration) achieves 76dB,over 12 bits in ENOB (Effective Number of Bits),which is 3bit higher than that without calibration technique,SFDR (Spurious Free Dynamic Range) reaches 84.66dB,and Glitch Energy is lower than 3fA-s.

关 键 词:数字模拟转换器 匹配 自校准技术 毛刺能量 

分 类 号:TN919.6[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象