密码协处理器指令级并行编译研究  被引量:2

Research on cipher coprocessor instruction level parallelism compiler

在线阅读下载全文

作  者:高飞[1] 李红燕[2] 张永福[1] 

机构地区:[1]解放军信息工程大学电子技术学院,郑州450002 [2]上海第二工业大学,上海201209

出  处:《计算机应用研究》2010年第5期1633-1637,共5页Application Research of Computers

摘  要:立足于处理器体系结构的研究,结合可重构设计技术以确保密码处理的灵活性是密码协处理器研究的重要方法,其中如何提升密码协处理器的性能是至关重要的问题。基于VLIW体系结构以及可重构设计技术,设计专用指令密码协处理器。编译器作为密码协处理器的重要组成部分,重点研究了密码协处理器指令级并行编译技术,通过提高指令级并行度来提升密码协处理器的性能。An important method of studying cipher coprocessor is researching on processor system architecture, in combination with reconfigurable design technique to ensure flexibility of password handling.It is key to resolve improving performance of cipher coprocessor.Based on very long instruction word(VLIW)structure and reconfigurable design technique,designed specific instruction cipher coprocessor.The compiler is cipher coprocessor’s important part.This paper studied the cipher coprocessor instruction level parallelism compilation technique.Also put forward a method of enhancing the cipher coprocessor performance by increasing the instruction level parallelism.

关 键 词:密码协处理器 超长指令字 可重构计算 指令级并行 指令调度 

分 类 号:TP309[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象