以太网交换控制芯片的缓存结构  被引量:2

Buffer Structure of Ethernet Switch and Control Chip

在线阅读下载全文

作  者:刘宇[1] 王玉艳[2] 

机构地区:[1]上海交通大学微电子学院,上海200240 [2]华东计算技术研究所,上海200233

出  处:《计算机工程》2010年第10期248-250,共3页Computer Engineering

摘  要:为实现交换控制,需要为以太网交换控制芯片选择合理的数据缓存结构。采用数据包缓存空间的分页管理模式、空闲缓存空间的调度方法和出口端口队列管理技术,通过数据包缓存空间描述符设计方法和对应的目的端口结构分析,提高交换控制芯片缓存空间的使用效率并增强芯片性能。To realize switch and control,it is necessary to select suitable data buffer structure for Ethernet switch and control chip.This paper uses pagination management mode of packet buffer space,assignment and release method of idle buffer space,management technology of output port queue.It increases usage efficiency of switch and control chip buffer space and enhances chip performance through the design method for descriptor of packet buffer space and the relative analysis of destination port structure.

关 键 词:缓存管理 共享缓存结构 描述符 输出队列 

分 类 号:TP393.02[自动化与计算机技术—计算机应用技术]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象