时序逻辑电路ASIC化PLA模型设计法(一)  

在线阅读下载全文

作  者:李景华[1] 张建萍[1] 刘纪东 

机构地区:[1]东北大学,沈阳110006

出  处:《电气电子教学学报》1998年第4期48-52,共5页Journal of Electrical and Electronic Education

摘  要:专用可编程集成电路(ASICApplicationSpecificIntegratedCircuit)是速度快、集成度高、用户可编程的逻辑器件。近几年,在数字系统和计算机外围接口电路设计中ASIC得到了广泛的应用。本文给出的用PLA模型设计时序逻辑电路的方法不同于传统的时序电路设计方法,更适用于ASIC实现时序逻辑电路。文中给出了经过仿真和验证、功能正确的设计实例电路。

关 键 词:时序逻辑电路 ASIC PLA 模型 加法器 逻辑电路 

分 类 号:TM331.1[电气工程—电机]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象