基于FPGA的3G数据包过滤算法设计及实现  被引量:2

Design and Implementation of a 3G Packet-Filtering Algorithm Based on FPGA

在线阅读下载全文

作  者:张晓晓[1] 黄杰[1] 

机构地区:[1]东南大学信息安全研究中心,江苏南京210096

出  处:《计算机工程与科学》2010年第8期29-31,共3页Computer Engineering & Science

基  金:国家863计划资助项目(2007AA01Z432)

摘  要:本文以FPGA为平台,设计了在TD-SCDMA分组域中实现数据包截获和过滤的系统框架以及基本功能模块,结合Bloom Filter等算法的特点提出了Hash算法实现数据包过滤,并用Verilog语言实现,程序下载至FPGA开发板进行了实测。结果表明,在大规模用户群中均匀抽取部分用户进行监管时,过滤设备可以线速地处理GTP数据包并完成设定用户的过滤。Based on the FPGA platform, a system is designed which captures and filters data packets in the PS of the TD-SCDMA core network. And a high speed strategy , which takes advantage of the Bloom filter and other algorithms, is proposed to filter data packets with the Hash algorithm , the strategy is implemented with Verilog. Finally,the programme downloaded to the FPGA development board is tested. When the users supervised obey the uniform distribution in a largescale way, it can process the GTP packets in a linear rate and filter the packets of the specified users.

关 键 词:TD-SCDMA 数据包过滤 FPGA HASH算法 

分 类 号:TP393.08[自动化与计算机技术—计算机应用技术]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象