检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]北京理工大学信息与电子工程学院,北京100081
出 处:《微电子学》2010年第4期566-569,共4页Microelectronics
摘 要:采用一种加速全定制IC设计的方法,完成了基于CSMC(华润上华)0.5 μm工艺的32位加法器的设计。使用动态差分多米诺逻辑,实现了基于Brent-Kung树结构的超前进位加法器;采用Mentor Graphics Advance MS仿真软件,加速进行Spice网表的仿真和版图后仿。仿真结果验证了Spice网表的正确性,得出加法器在版图后仿的关键路径延时为4.62 ns,整个设计流程可以应用于其他一些重要核心单元的全定制设计。A 32-bit adder based on CSMC's 0.5 μm process was designed by using an accelerated design method for full-custom IC.Look-ahead adder based on Brent-Kung tree structure was realized by using dynamic difference domino logic,and Advance MS software of Mentor Graphics was used to accelerate simulation of Spice netlist and post-layout simulation.Results showed that the crucial path delay in post simulation was 4.62 ns.The design flow is applicable for full-custom design of some other core cells.
关 键 词:加法器 全定制 Brent-Kung树 差分多米诺逻辑 ADVANCE MS
分 类 号:TN431.2[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.120