检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]山东科技大学信息与电气工程学院,山东青岛266510 [2]煤科总院常州自动化研究院,江苏常州213015
出 处:《机械制造与自动化》2010年第5期91-94,共4页Machine Building & Automation
基 金:山东省教育厅科技计划目:<控制装置:调试用系统源的研究>;项目编号:J05C11
摘 要:论述了利用FPGA的系统级设计工具DSP Builder开发DDS函数发生器的总体设计思路,讨论了改变输出信号频率、幅度、相位的设计方法。系统基于Altera公司的Cyclone系列FPGA,配合Silicon Labs公司高性能C8051F340单片机实现,给出了系统的软件仿真结果并完成了整个系统的硬件验证。结果证明了设计的正确性,同时表明采用DSPBuilder使DDS任意函数发生器的FPGA硬件实现更加简单,速度更快。In this paper,the design considerations of a DDS(Direct Digital Synthesizer) function generator with DSP Builder,including the method of changing frequency,amplitude and phase of output signal,are introduced.This system is mainly controlled by FPGA of Alter,and it is also assisted by micro-processor C8051F340.The results of software simulation of the system are given and hardware verification of the whole system is completed.The results prove that the design is correct,and show that the use of DSP Builder is simpler and faster to implement the DDS function generator.
关 键 词:现场可编程逻辑门阵列 直接数字频率合成器 数字信号处理器编码程序 QuartusⅡ
分 类 号:TH12[机械工程—机械设计及理论] TP311[自动化与计算机技术—计算机软件与理论]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.208