检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]海南大学信息科学与技术学院,海南海口570228
出 处:《微型机与应用》2010年第19期32-34,共3页Microcomputer & Its Applications
摘 要:提出了一种基于FPGA的JPEG-LS的多路并行译码系统,运用VHDL语言实现,以提高图像的译码速度。系统主要分为检测模块、译码模块和码流分配模块三部分。在检测模块中提取和去除头文件的图像信息,译码模块则根据算法对图像数据进行恢复,码流分配模块为多路并行算法的关键,利用流水线结构的思路采用乒乓操作将码流从检测模块传送到外部RAM。在译码时采用同样的方法将数据送入多个译码模块进行译码。In this paper,a JPEG-LS multi-channel parallel decode system is designed base on FPGA,which implemented with VHDL and speed up the decoding of picture.The system is consisted of detect module,decode module and code-stream assignment module.Detect module extracts and remove the information of the picture.The decode module reconstruct image data.Code-stream assignment is the key point of the parallel algorithm,which adopts pipeline method,sends the code-stream from detect module to external RAM by ping-pang operation.And send the image data which saved in external RAM to multi-decode module in the same way.
关 键 词:现场可编程逻辑门阵列 码流分配 多路并行 流水线 乒乓操作
分 类 号:TN919.81[电子电信—通信与信息系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.117