解同步电路中的功耗优化方法  被引量:1

An Approach of Power Optimization for De-synchronized Circuits

在线阅读下载全文

作  者:石伟[1] 沈立[1] 任洪广[1] 苏博 王志英[1] 

机构地区:[1]国防科学技术大学计算机学院,长沙410073

出  处:《计算机辅助设计与图形学学报》2010年第12期2155-2161,共7页Journal of Computer-Aided Design & Computer Graphics

基  金:国家"九七三"重点基础研究发展计划项目(2007CB310901);国家"八六三"高技术研究发展计划(2007AA01Z101);国家自然科学基金(60873015)

摘  要:针对解同步方法设计的异步电路存在冗余功耗的问题,提出一种功耗优化的解同步异步电路设计方法.首先以迭代结构乘法器为例分析操作数及电路操作行为对异步流水线功耗的影响;然后将窄数据特性及操作行为特性引入到解同步设计方法中,其中窄数据特性用于优化数据通路,操作行为特性用于优化控制通路;最后采用该方法对异步传输触发体系结构(TTA)微处理器计算内核进行功耗优化设计.实验结果表明,结构优化后的异步TTA微处理器内核功耗明显减少,约为解同步异步内核功耗的60%.By considering the influence of operations and operands on the power of asynchronous pipelines,an improved de-synchronization flow is proposed to resolve the power redundancy problem in conventional de-synchronized circuits.First,an iterative multiplier is used to show the power redundancy problem in detail.Then,two different schemes are utilized to optimize the data path and control path respectively.The narrow-width operand characteristic is employed to optimize the data path,while operation behaviors are analyzed to optimize the control path.At last,the proposed flow is used to reduce the power consumption in an asynchronous TTA processor core.Experimental results show that the proposed method can achieve up to 40% power reduction for the de-synchronized TTA processor core.

关 键 词:解同步电路 功耗优化 流水线结构优化 操作数分析 设计流程 

分 类 号:TP332.2[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象