一种可嵌入MCU的8位高速乘法器的设计  被引量:2

Design of an 8-Bit High-Speed Multiplier Embedded in MCU

在线阅读下载全文

作  者:朱建卫[1] 居水荣[2] 

机构地区:[1]江南大学信息工程学院,江苏无锡214122 [2]华润矽科微电子有限公司设计所,江苏无锡214061

出  处:《微电子学》2010年第6期832-835,共4页Microelectronics

摘  要:介绍了一种可嵌入微控制器的8位乘法器的设计。采用基4 Booth算法产生部分积,用一种改进的压缩阵列结构压缩部分积;同时,采用一种减少符号扩展的技术,优化压缩结构的面积,最终对压缩的数据采用超前进位加法器求和电路得到乘积。整个设计采用Verilog HDL进行结构级描述,基于SMIC 0.18μm标准单元库,由Synopsys的DC进行逻辑综合。结果显示,设计的乘法器电路时间延迟为5.31 ns,系统时钟频率达188 MHz。Design of an 8-bit multiplier for MCD was presented.In this circuit,partial products were generated by modified radix-4 Booth encoding,and then compressed with a modified compression array structure,which was optimized using sign extension reduction technique,and the final product was obtained with CLA array.The whole design was described in Verilog HDL at structure level,and synthesized based on SIMC's 0.18 μm standard cell library using DC of Synopsys.Results of the synthesis showed that the proposed multiplier had a delay of 5.31 ns and a system clock frequency up to 188 MHz.

关 键 词:乘法器 改进Booth算法 压缩器 

分 类 号:TN43[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象