星载FPGA混合时钟域设计  被引量:3

Design of multiple clocks in FPGA for spacecraft

在线阅读下载全文

作  者:黄良[1,2] 韩诚山[1] 文明[1] 

机构地区:[1]中国科学院长春光学精密机械与物理研究所,吉林长春130033 [2]中国科学院研究生院,北京100039

出  处:《电子技术应用》2010年第12期42-44,47,共4页Application of Electronic Technique

基  金:国家自然科学基金资助(40774096)

摘  要:设计了以XC2V3000为核心处理芯片的星载FPGA系统的涵盖高速、中速、低速和甚低速的混合时钟域,对混合时钟域可靠性设计中的关键问题,如资源降额、时序冗余、布局布线等,做了深入研究,提出了基于全局时钟网络、时钟鉴相、FIFO缓冲的多时钟同步设计解决方案,并在实际工程中验证了方案的可行性和可靠性。This paper describes the design and implementation of multiple clocks in a spacecraft, using XC2V3000 as main processor, including high speed, medium speed, low speed and very low speed clocks. After plenty of research in the key points, such as source derating, sequence redundancy, plan and mute, a fine resolution based on global clock networks, phase demodulation, FIFO memories is proposed, and finally used in later project. Implementation of synchronous system with multiple clocks proves that the proposed resuhion is available and reliablel.

关 键 词:星载系统 混合时钟域 时钟可靠性 同步设计 

分 类 号:TN431.2[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象