根升余弦脉冲成形滤波器FPGA实现  被引量:13

FPGA Implementation of Square Root Raised Cosine Pulse Shaping Filter

在线阅读下载全文

作  者:赵林军[1] 

机构地区:[1]陕西理工学院电信工程系,陕西汉中723003

出  处:《现代电子技术》2011年第1期23-25,28,共4页Modern Electronics Technique

基  金:陕西省自动化重点实验室基金(08JZ18)资助;陕西省教育厅自然科学研究基金(08JK254)资助

摘  要:提出了基于电路分割技术实现通信系统发送端根升余弦波形成形滤波器查表法的FPGA结构,节省了ROM单元,讨论了其ROM初始化时形波数据的组织方法,完成了该结构的VHDL实现,给出了该设计在Modelsim环境下的时序仿真结果。通过对仿真结果分析,表明所述的设计方法是可行的。该设计方案不随波形样本数目的增多而使电路系统变得更为复杂,它所实现的成形滤波器满足于高速成形的应用需求。The FPGA implementation of look-up table arithmetie-based square root raised cosine pulse shaping filter in communication system based on circuit segmentation is proposed, and how to calculate the initialization ROM data of a forming waveform is discussed. On this basis, the VHDL code and the Modelsim simulation results are elucidated. The design method is simple and easy, and is very suitable for high speed forming application.

关 键 词:根升余弦 成形滤波器 查找表 FPGA 

分 类 号:TN911.72[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象