用于SVC数控系统的数字锁相环的设计与实现  被引量:4

Design and Realization of Digital Phase Locked Loop for Control System of SVC

在线阅读下载全文

作  者:张志文[1] 郭斌[1] 罗隆福[1] 曾志兵[1] 王伟[1] 

机构地区:[1]湖南大学电气与信息工程学院,长沙410082

出  处:《电力系统及其自动化学报》2011年第1期103-107,共5页Proceedings of the CSU-EPSA

摘  要:为减少在静止无功补偿(SVC)装置中晶闸管的触发误差,设计了一种基于FPGA(现场可编程门阵列)的全数字锁相环(ADPLL),并进行硬件电路测试。同时分析了全数字锁相环的各模块工作原理并进行了参数设计和电路仿真。最后在实验平台上进行了测试。结果显示,该环路可稳定跟踪电网信号,可为SVC数字控制系统提供快速、稳定、高精度的同步信号。In order to reduce the thyristor triggering error in the static var compensator(SVC),all digital phase-locked loop(ADPLL) is designed based on field programmable gate array(FPGA).Principle of each module is analyzed,and the parameter design and the circuit simulation are completed.Finally,it is tested on experimental platform.The result shows that the ADPLL can stably track power network signal.It provides fast,stable and accurate synchronized signal for the SVC numerical control system.

关 键 词:全数字锁相环 静止无功补偿装置 触发误差 现场可编程门阵列 同步信号 

分 类 号:TN742[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象